Arvutid II


Eksamid


Eksamite ajad

Kuupäev Kellaaeg Ruum
     

Eksami sooritamiseks on vajalik eelnev registreerimine (AK-302)!
Eksam on suuline


Laborite staatused ja eksamitulemused

Eksamile pääsemiseks peavad laboratoorsed tööd esitatud olema.
Credits '2002


Eksamiküsimused

  1. Protsessorite arengu lühiülevaade Intel xx86 näitel.
  2. Lihtsaima protsessori struktuur, struktuurielementide otstarve Intel 8086 näitel.
  3. Lihtsaima arvuti struktuur. Põhikomponentide loetelu ja lühiiseloomustus.
  4. Arvuti riistvara põhikomplekti loetelu ja lühiiseloomustus.
  5. Assemblerikeeles programmeerija mudel protsessori 8086 näitel. Käsutsükkel.
  6. 8086 käskude üldformaat ja konkreetsed käsuformaadid.
  7. 8086 mälu segmentjaotus.
  8. Andmete adresseerimisviisid 8086 protsessoris.
  9. Assemblerikeele üldmõisted, assemblerikäskude mnemoonika, käskude kirjutamise reeglid.
  10. xx86 käsustiku üldiseloomustus.
  11. Andmeedastuskäsud.
  12. Aritmeetikakäsud.
  13. Loogikakäsud.
  14. Siirdekäsud.
  15. Alamprogrammidesse pöördumise ja sealt naasemise käsud.
  16. Tsüklijuhtimis- ja katkestuskäsud.
  17. Stringitöötluskäsud.
  18. Protsessori juhtimiskäsud.
  19. Assembleri direktiivid.
  20. Assemblerikeelse lähtemoodul näide.
  21. 8086 siini andmeedastustsükli ajadiagramm. Protsessori sünkroniseerimine aeglase mäluga.
  22. Ujukoma kaasprotsessori 8087 üldiseloomustus, registrid, andmeformaadid.
  23. Ujukoma kaasprotsessori 8087 käsuformaadid, käskude lugemine ja täitmine.
  24. Arvuti ja välisseadmete vahelise andmevahetuse rezhiimid, nende võrdlev hinnang.
  25. Andmevahetus väliseseadmetega sünkroonrezhiimis.
  26. Andmevahetus väliseseadmetega asünkroonrezhiimis.
  27. Andmevahetus väliseseadmetega katkestusrezhiimis.
  28. Andmevahetus väliseseadmetega otsemällupöördusrezhiimis.
  29. 8086 katkestusrezhiimi üldiseloomustus.
  30. Katkestuskontrolleri 8259A struktuur, initsialiseerimine, kaskaadlülitus.
  31. Katkestuskontrolleri 8259A prioriteetide juhtimine, maskeerimine, oleku lugemine.
  32. Otsemällupöörduskontrolleri 8237A struktuur, initsialiseerimine, kaskaadlülitus.
  33. Otsemällupöörduskontrolleri 8237A juhtimine ja oleku lugemine.
  34. Taimeri 8254 struktuur ja rezhiimid.
  35. Taimeri 8254 initsialiseerimine, juhtimine ja oleku lugemine.
  36. Paralleelliidese 8255 struktuur, rezhiimid, initsialiseerimine ja oleku lugemine.
  37. Sünkroonse, asünkroonse ja katkestusega andmevahetuse realiseerimine paralleelliidesega 8255.
  38. Järjestikliidese 8251 struktuur ja initsialiseerimine.
  39. Järjestikliidese 8251 andmeside rezhiimid, nende juhtimine, oleku lugemine.
  40. Programmeeritavate kontrollerite ja liideste adresseerimise ning juhtimise üldpõhimõtted.
  41. Protsessori 80286 üldiseloomustus ja struktuur võrrelduna 8086-ga.
  42. Protsessori 80286 reaalrezhiim.
  43. Virtuaal- ehk kaitstud rezhiimi realisatsioon protsessoris 80286.
  44. Segmendi selektor, segmendi deskriptor, deskriptortabelid. Mälu füüsilise aadressi arvutamise skeem protsessoris 80286. Variregistrid.
  45. Mälukaitse põhimõtted ja nende realiseerimine protsessoris 80286.
  46. Multitegumrezhiim ja selle realiseerimine protsessoris 80286.
  47. Alamprogrammidesse ja katkestuste töötlemise programmidesse pöördumise iseärasused 80286 süsteemis. Väljakutse lüüs, katkestuste lüüs.
  48. 32-bitise protsessori 80386 üldiseloomustus ja struktuur võrrelduna 80286-ga.
  49. Protsessori 80386 registrid: üld-, segmendi-, deskriptortabelite- ja variregistrid.
  50. Protsessori 80386 käskude üldistatud formaat, andmeformaadid.
  51. Protsessori 80386 reaalrezhiim ja kaitstud rezhiim.
  52. Mälu segmentjaotuse rezhiim 80386 süsteemis. Segmendi deskriptori formaat, deskriptortabelid.
  53. Mälu lehekülgjaotuse rezhiim 80386 süsteemis. Leheküljetabelite kataloogi elemendi ja leheküljetabeli elemendi formaat.
  54. Mälu segment-lehekülgjaotus 80386 süsteemis.
  55. Peidikmälu (cache) kontseptsioon. Assotsiatiivse- ja otsepeegelduspeidik.
  56. Peidikmälu kontroller 82385 otsepeegeldusrezhiimis.
  57. Peidikmälu kontroller 82385 kahesuunalises moodul-assotsiatiivrezhiimis.
  58. Protsessori i486 üldiseloomustus ja struktuur võrrelduna 80386-ga. Käskude dekodeerimise ja täitmise konveier.
  59. Põhimälu füüsiline ehitus i486 süsteemis. Andmesiini laiuse dünaamiline juhtimine.
  60. Siinitsüklid, andmete konveier- ja pakettedastus (e. paiskedastus) i486 süsteemis.
  61. i486 kiibil paiknev primaarne (L1) neljasuunaline moodul-assotsiatiivpeidik.
  62. PENTIUMi üldiseloomustus ja struktuur võrrelduna i486-ga.
  63. PENTIUMi superskalaarne kaksikkonveieril põhinev arhitektuur. Käskude paralleelse täitmise registersõltuvus ja andmesõltuvus.
  64. PENTIUMi peidikmälusüsteem.
  65. PENTIUMi siini andmeedastustsüklid. Andmesiini laiuse dünaamiline juhtimine.
  66. PENTIUMil põhinev protsessormooduli kolmetasemeline siinisüsteem (HOST-PCI-EISA) ja kiibikomplekt selle juhtimiseks.
  67. PENTIUM Pro (P6) üldiseloomustus ja struktuur võrrelduna PENTIUMiga.
  68. P6 mikroarhitektuur: käskude teisendamine, registrite ümbernimetamine, käskude mittejärjekorratu täitmine, saadud tulemuste järjekorrastamine.
  69. PENTIUM II üldiseloomustus. Struktuursed ja konstruktiivsed iseärasused võrreldes PENTIUM Pro-ga.
  70. MMX tehnoloogia.
  71. Multiprotsessorsüsteemile ja graafikakiirendile (AGP) orienteeritud kiibikomplektid 440BX ja 450NX mitmetasemelistele siinidele.
  72. PENTIUM III üldiseloomustus ja iseärasused võrrelduna PENTIUM II-ga.
  73. PENTIUM III XMM registrid ja mälujuhtimise assemblerikäsud.
  74. Kahel PENTIUM III-l põhinevale multiprotsessorsüsteemile orienteeritud kiibikomplekt 840.
  75. PENTIUM IV üldiseloomustus ja struktuur võrrelduna PENTIUM III-ga.
  76. PENTIUM IV hüperkonveier ja NetBurst mikroarhitektuur.
  77. Protsessoriarhitektuuri tulevikuvisioonid.

[Back to DTC Home Page] [Back to Info Page] [Back to "Computers II" Page]
© 1999 Priidu Paomets <priidu@pld.ttu.ee>
Last Update: