Maksim Jenihhin's Home Page

Home | CV | Publications | Links | Downloads

EST | ENG


The updated CV in both Estonian and English can be found at Estonian Research Portal


Curriculum Vitae


Haridustee

2004 – ...



doktoriõppe, (juh) Jaan Raik ja Raimund Ubar, Advanced Built-In Self-Test Methods for Systems-on-a-Chip, TTÜ, Infotehnoloogia teaduskond, Arvutitehnika instituut

2003 – 2004

tehnikateaduste magister, (juh) Raimund Ubar ja Gert Jervan, Test Time Minimization for Hybrid BIST of Systems-on-Chip, TTÜ, Infotehnoloogia teaduskond, Arvutitehnika instituut

1999 – 2003

tehnikateaduste bakalaureus, (juh) Raimund Ubar, Test Time Minimization for Hybrid BIST of Systems-on-Chip, TTÜ, Infotehnoloogia teaduskond, Arvutitehnika instituut

1988 – 1999

keskharidus, Jõhvi Vene Gümnaasium

Töökogemus

01.2006 –



Tallinna Tehnikaülikool, Infotehnoloogia teaduskond, Arvutitehnika instituut, Arvutitehnika- ja diagnostika õppetool; erakorraline teadur;Mikroelektroonika usaldatavuse tõstmise probleemide uurimine

11.2004 –

ELIKO OÜ Tehnoloogia Arenduskeskus; arendusinsener; Teaduslik kiipsüsteemide isetestitavuse (SoC BIST) alane uurimine ja arendamine

11.2003 – 05.2004

Borthwick-Pignon OÜ; test insener, püsivara arendaja; Mikrokontrolleri (Texas Instruments MSP430) püsivara arendamine, toote testkeskkonna loomine ja arendamine

07.2003 – 11.2003

Tallinna Tehnikaülikool, Arvutitehnika instituut; Uurimisprojekti täitja elektroonika disaini ja testitavuse erialal

03.2003 – 06.2003

Linköpingi Ülikool, ESLAB (Rootsi); Uurimisprojekti täitja elektroonika disaini ja testitavuse erialal

2000 – 2002

Oma väike firma (Normand OÜ); Kaas-asutaja; arvutiseadmete müük, remont ja paigaldus

Tunnustused

Jaan Poska stipendium, Tallinna Linnavalitsus, 15.05.2006

Tiigriülikooli stipendium IKT doktorantidele, EITSA, 19.12.2005

Jaan Poska stipendium, Tallinna Linnavalitsus, 15.05.2005

II preemia Eesti üliõpilaste teadustööde konkursil, Haridus- ja Teadusministeerium, 10.12.2004

Täiendkoolitus

Konverents IEEE Design, Automation & Test in Europe“, Saksamaal, 6.-10. märts 2006 (5 päeva)

Konverents IEEE 10th European Test Symposium”, Eestis, 22.-25. mai 2005 (4 päeva)

Kursus “VHDL Application Workshop”, ESPERAN, Saksamaal, 9.-13. mai 2005 (5 päeva)

Konverents IEEE Design, Automation & Test in Europe“, Saksamaal, 7.-11. märts 2005 (5 päeva) (ka ülikooli tarkvara “TURBO TESTER” esitaja)

Kursus “Techniques for designing testable ICs: Internal Scan, BIST, Boundary Scan and SoC Techniques”, Bennetts Associates, UK (Eestis), 31. oktoober 2003 (3 päeva)

Kursus “System-Level Design for Embedded Systems”, SYDIC, Rootsis, 14.-16. mai 2003 (3 päeva)

Kursus “Digital Systems Testing and Design for Testability”, SYDIC, Rootsis, 19.-21. märts 2003 (3 päeva)

(Näidatud ainult tähtsamaid mitmepäevalised üritused)

Teadusprojektid

Olen osalenud täitjana järgmistes teadusprojektides:

G5910, Isetestivad digitaalsüsteemid, 01.01.2004 - 31.12.2007

G5649, Digitaalskeemide defekt-orienteeritud diagnostika, 01.01.2003 - 31.12.2006

T508, Digitaalsüsteemide disain ja test, 01.01.03 - 31.12.07

V334, IST STREP VERTIGO - sardsüsteemide verifitseerimine ja valideerimine, 01.06.06 - 31.12.08

489F, TAK ELIKO projekt 1.4 Digitaalsüsteemide struktuurigeneraator, 01.11.04 - 31.10.07


Home | CV | Publications | Links | Downloads

Last modified: 29.09.2006